射频和数字电路笔试题目
40. 在阻抗圆图上,从源向负载方向移动和从负载向源方向移动,该如何转源图?
41. 在阻抗圆图中,圆图旋转一周,代表多少波长?
42. 源阻抗为10 欧,负载阻抗为40 欧,如果用四分之一波长阻抗变换器来进行阻抗匹配,
则应在源和负载之间插一段特性阻抗为多少的四分之一波长的传输线?
43. 天线增益dBd 和dBi 各代表何含义,他们之间有何关系?
44. 天线是无源器件为何有增益?天线的增益和放大器的增益有何不同?
45. 在天线工程中,常把线极化天线分为水平极化和垂直极化,何为水平极化和垂直极化?
46. 为何大多数同轴传输系统是50 欧传输系统?
47. 威尔金森功分器,两个输出端口之间为何要加一电阻?不加行不行?
48. 列举两三个PIN 管的主要用途。
49. 3dB 电桥的两个输出端相位差是多少?
50. 常用的射频滤波器有那些?有那些参数?
51. 请列举出低噪声放大器的主要技术指标。
52. 低噪声放大器的设计,输入输出阻抗匹配网络按怎样的原则设计?
53. 晶体管输入输出两个端口绝对稳定的充要条件为何?
54. 隔离器和环行器的作用是什么?
55. 何为A 类,AB 类,B 类功放?
56. 用微带平行耦合线做的耦器,要使他具有最佳定向性,耦合线长度应为多长?在用微带平行耦合线做的定向耦合器中,信号的传输方向与耦合信号的传输方向有什么关系?
57. 请说出锁相环电路的基本构成(PLL)。
58. 什么是相位噪声,相位噪声的单位是什么?
59. 在锁相环电路中,鉴相频率相同的情况下,随着分频比N 的增加,PLL 的噪底如何变化?
60. dBm 和W 的关系?1W 等于多少dBm?1dBm+1dBm 等于多少dBm?1dBm+11dBm 等于
多少dBm?-110dBm+-100dBm 等于多少dBm?
61. 一个低噪声放大器的增益为20dB,噪声系数为1.5dB。现在在低噪放前加一个滤波器,滤
波器的插损为1dB。这时从滤波器的输入端看,噪声系数为多少? 用什么方法可以测试
出这个电路的噪声系数?
62. 矢量网络分析仪与标量网络分析仪的最主要区别是什么?
63. 单片机的英文全称是什么?
64. MCS-51 有几个中断源?分别是什么?
www.77xue.com哦
65. 列表说明单片机的寻址方式。
66. 如果有一个MCU,复位为高有效,用分立元件画出一个复位电路,并画出复位信号的波
形。
67. 看门狗是如何防止单片机程序跑飞的?
68. 列举出单片机系统中键盘的几种消抖方法。
69. MCU 或CPU 最小系统包括哪些部分?请画出最小系统连接示意图。
70. 单片机的工作电压为5V,与工件电压为3.3V, 2.5V 或1.8V 的器件相联时,怎么处理?
71. 想通过单片机的P1 口点亮LED 应该怎么实现(请用示意图表示)?
72. 当新焊的板上的单片机程序不跑时,应检查哪些方面?
73. SPI 的英文全称是什么,有几个信号,分别是什么?
74. I2C 的英文全称是什么,有几个信号,分别是什么?
75. 简要说明RS-232 和RS-485 的主要差别。
76. 描述数字信号中HOLD TIME 与SETUP TIME 的概念。
77. 列表说明目前常用可编程器件的种类和特点。
78. 说明目前可编程器件通用的硬件描述语言的种类。
79. 说明目前常用可编程器件有哪些综合工具。
80. 简要说明可编程器件逻辑设计的流程。
81. 简要说明可编程器件的主要下载方式。
82. 列出主流FPGA 所支持的IO 标准。
83. FPGA 设计中常用加哪些约束以使设计达到要求?
84. 给出一段逻辑程序,并对此段逻辑程序进行说明。
85. 简要说明逻辑设计中毛刺是如何产生的,它对我们的设计有什么危害,设计中如何消除毛刺。
85. 为什么离职(如果有多个职位,则每个职位都需要说明)?
86. 请描述你的职业发展意向(近(2 年左右)中(5 年左右)远(10 年左右)期的规划)?
- 上一篇:软件测试笔试题目
《射频和数字电路笔试题目》相关文章
- 射频和数字电路笔试题目
- › 射频和数字电路笔试题目
- 在百度中搜索相关文章:射频和数字电路笔试题目
- 在谷歌中搜索相关文章:射频和数字电路笔试题目
- 在soso中搜索相关文章:射频和数字电路笔试题目
- 在搜狗中搜索相关文章:射频和数字电路笔试题目